hiljem süsteemi arvutis simuleerida või füüsilise elektroonikalülitusena teostada. 19. Nimeta vähemalt 7 HDL keelt VHDL, Verilog, ABEL, AHDL, Atom, JHDL, RHDL, HML 20. Mis on UDM? UDM - Universal Design Methodology 21. Sünkroonse disaini 5 reeglit: • Kõik andmed läbivad loogika (eriti viivitus element tüüpi flip-flops) ühe takti jooksul. • Viivitused on alati kontrollitud registrite poolt mitte kombinatoorloogika poolt. • Ükski signaal, mis on komb. loogika poolt genereeritud, ei saa otse tagasi minna samasse komb. loogikasse kui ta ei ole enne läbinud registrit. • Takte ei saa lasta läbi väratite. Takt signaalid peavad minema otse registrite takt signaali sisenditesse ilma läbimata kombinatoorloogikat. • Andme signaalid peavad minema ainult kombinatoorloogikasse või registrite andmete sisenditesse. 22. Mis on gate count ja kuidas käib gate count FPGA puhul?
Tehete NING ja VÕI vastastikuse teisendamise omadus → duaalsuse printsiip. 6. Kombinatsioonloogika elemendid – multipleksor, demultipleksor. Kombinatsioonloogika on loogikalülituste skeem, mille väljund sõltub ainult süsteemi sisendite olekust antud hetkel. Multiplekser- lülitus või seade, mis võimaldab edastada mitut erinevat sisendsignaali ajaliselt järjestatun üht sideliini mööda Multiplekseri aadressisisend määrab, millise sisendi signaal antud hetkel väljundile pääseb. Kahekohalise aadressisisendi korral on võimalikud 2 2 erinevat aadressikoodi (00, 01, 10, 11) mis lubab 4 erineva sisendi olemasolu. X0 signaal, kas 1 või 0 väärtusega pääseb multiplexeri väljundile ainult siis, kui aadressisisendid A1 ja A0 on mõlemad 0 . Sel juhul on ülemise NING lüli altpoolt lugedes kahel sisendil 1 väärtused ning kui ka X 0 loogiline väärtus on 1, on ka ülemise NING lüli väljundil loogiline 1
.............................................................................................7 1.12. Aritmeetilised operatsioonid kahendsüsteemis.......................................................8 1.12.1. Positiivsete arvude liitmine..............................................................................8 1.12.2 Algebraline liitmine pöörkoondis.....................................................................8 1.12.3. Algebraline liitmine täiend koodis...................................................................8 2.1. Loogikafunktsioon ja loogika seade.......................................................................10 2.2. Ühe argumendi loogikafunktsioonid.......................................................................10 2.3. Kahe argumendi loogikafunktsioonid.....................................................................11 2.4. Loogikaseadused........................................................
.............................................................................................7 1.12. Aritmeetilised operatsioonid kahendsüsteemis.......................................................8 1.12.1. Positiivsete arvude liitmine..............................................................................8 1.12.2 Algebraline liitmine pöörkoondis.....................................................................8 1.12.3. Algebraline liitmine täiend koodis...................................................................8 2.1. Loogikafunktsioon ja loogika seade....................................................................... 10 2.2. Ühe argumendi loogikafunktsioonid.......................................................................10 2.3. Kahe argumendi loogikafunktsioonid.....................................................................11 2.4. Loogikaseadused.......................................................
2. MIKROSKEEMIDE VALMISTAMISE TEHNOLOOGIAD. * DTL (Drod Transistor Logic) - 3 osa: 1). kombinaator, mis realiseerib loogikafunktsiooni. 2). Taastaja, mis taastab õiged nivood. 3) puhver väljundi hargnemisteguri tõstmiseks. 1) on dioodidest, 2) ja 3) on transistorid. Dioodidel on takistus,seetõttu tekib väljundisse igal juhul mingi pinge (U=IR), seetõttu teda ei tarvitata. Liiga vana versioon lihtsalt. * TTL (Transistor Transistor Logic)- sama, mis DTL, aga 1). osa on samuti transistoritega. (Bipolaarne tehnoloogia). Suur edusamm- dioodide asemel transistorid. Tarbib vähem voolu ja kiirem. * STTL (Schollky TTL e. Low TTL)- kasutatakse Soti dioodi. Pannakse transistori ette diood, et transistor ei küllastuks, kuna küllastunud transistori sulgemine võtab kauem aega. Järelikult on TTL- st kiirem. * ECL- (Emitter Coupled Logic)- bipolaartransistoridel põhinev, kiiretoimeline. Väga kiire.
Asünkroonne - ehk signali vastavasse väljundisse. suuremad mäluseadmed tavaliselt väljundisse pinge (U=IR), jadaülekanne, loenduri Dekoodri ülesandeks on dünaamilistest mälukiipidest. seetõttu DTL-i ei tarvitata. TTL puuduseks on signaalide muundada kahendkoodis arv Püsimälu kasut. programmide (Transistor Transistor Logic) - ülekandmisel tekkiv hilistumine, niisuguseks koodiks, millega ning andmete pikaajaliseks sama, mis DTL, aga 1) osa on mis suureneb koos loenduri saab aktiveerida nõutava säilitamiseks ja lugemiseks. samuti transistoritega. astmete arvuga. Hilistumine võib mälupesa, juhtida number- või Püsimülud jagunevad ühekordselt
4. TTL-Schottky loogika elemendid TTL – nii lülituse sisendis kui väljundis on transistorid. TTL-Schottky barjääriga transistorides on baasi ja kollektori vahel Schottky barjäär, mis vähendab siirde avamise lävipinget (0,7 voldilt 0,2...0,3 voldini) hoider ära transistori küllastumise. Seetõttu tõuseb loogikaelemendi töösagedus ja suureneb pingelang emittersiirdel, mille tõttu väheneb kollektorivool püsitalitluses. 5. RS-triger Igal trigeril on 2 olekut. Triger on primitiivsem jadaloogika lülitus. Ehituse aluseks on 2 eitusega (Ning/Või) elementi. RS-trigeril on seadesisendid S (set) ja R (reset). 1)Asünkroonne RS-triger: trigeri seadmiseks olekusse „1“ on vaja anda tema „S“ (Set) sisendile loogiline „1“. Trigeri seadmiseks olekusse „0“ antakse sisendisse „R“ loogiline „1“. Kui mõlemi sisendi „S“ ja „R“ signaalid on „0“, siis säilitab triger endise oleku ja väljundsignaal „Q“ väljundil on endine
võrdub kombinatsioonide arvuga 2n. Dekoodreid koostatakse peamiselt NING loogika elementidest. Tegemist on loogika elemendiga, mis muudab rööpkoodi unitaarkoodiks, millel on ainult 1 bitt "1", ülejaanud on "0". Multiplekser on kommutaator, millel on mitu sisendit ja 1 väljund. Sisendid jagunevad infosisenditeks ja juhtsisenditeks, kusjuures infosisendite arv määrab ära juhtsisendite arvu ning vastupidi. Vastavalt juhtsignaalile kommuteeritakse multipleksori väljundisse signaal ühest infosisendist. Kommuteeritavate infosisendite arv on 2n, kus n on juhtsignaalide arv. Järelikult saab kahe juhtsisendiga ehk kahebitilise koodiga kommuteerida 4 sisendit, kolme juhtsisendiga 8 sisendit jne komparaator - võrdleb ühe sisendi signaali teise sisendi ette antud pingega flash – kõige kiirem, kuni 8bit. pingejagur+komparaator+kodeerimisloogika. komparaatorite kogum ("pank"),
....................................................................................................... 20 4.6 Komplementaarne MOP loogika.................................................................................. 20 5 Kombinatsioonseadmete süntees...................................................................................... 22 6 Trigerid............................................................................................................................... 26 6.1 Trigeri mõiste............................................................................................................... 26 6.2 Kasutatavad tähised.................................................................................................... 26 6.3 Trigerite liigid............................................................................................................... 26 6.4 Asünkroonne RS - triger...........................................................................
Trigerid Triger on mäluelement mis säilitab 1bit informatsiooni. Qt = S + -R * Qt-1Trigeril on 2 stabiilset olekut 1 ja 0. Olekuks nimetatakse trigeri väljundi väärtust antud ajakhetkel. Sõltuvalt sisendsignaalist muudab triger oleku vastupidiseks või säilitab endise oleku. Sünkroniseerimine kui trigeriga on ühendatud lubav sisend, mille kõrgel väärtusel loetakse sisse uued sisendid, toimuvad üleminekud, madalal olekul aga on triger passiivne, säilitades oma endise oleku. Vastasel juhul võiksid erinevate elementide ja kombinatsioonide erinevad viited väjundit mõjutada. Esifront vs tagafront. Ühe- vs kahetaktiline triger (MS-triger) master ja slave pool ... kahetaktilisse on kokku ühendatud 2 trigerit, et sünkroniseerimisel nulli haaramist elimineerida... slave lülitub esimesel taktil, master järgneval SR Set-Reset Triger ... seadesisendiga triger T-triger Toggle triger .
mõtlemist ning kahandab aukartust üle mõistuse keerukana tunduvate aparaatide ja seadmete ees. Käesolev raamat on mõeldud õppevahendiks energiatehnika õppevaldkonna üliõpilastele, kuid see võib osutuda kasulikuks ka teiste tehnikaerialade üliõpilastele. 6 Autorid 7 Digitaal- ja mikroprotsessortehnika arengut kajastavaid aastaarve: 1948 esimene bipolaarne transistor 1948 J von Neumani digitaalarvuti struktuur ja tööpõhimõte 1959 esimene integraallülitus, mille valmistasid J S Kilbi ja R Noyce 1960-64 integraalloogikaelementide väljaarendamine 1961 esimene kommertsotstarbeline integraallülitus 1962 esimene MOS integraallülitus 1964 integraallülituste 14 jalaga DIP (dual in plane) tüüpi kiibi väljatöötamine 1965 MOS integraallülituste tööstuslik tootmine 1967 256-bitine püsimälukiip
2. OV Kuna võimendustegur lõpmatu, U0=3..30mV siis võib väike ebasümmeetria esimeses *Sisendvool Isis nim sisendite voolude aritm keskm sisendping-te puudumisel astmes kasvada suureks signaaliks *Sisendtak difer.signaalile RDSIS on ekviv sisendite vaheline tak nõrga sign puhul. väljundis (kui sisend ühendatud maaga) *Sisendtak ühissign-le ekviv tak sisendite ja nullklemmi vahel Saab vältida *nihkepingete triivid: a)soojuslik 3..10uV/K b)ajaline 2..10uV/kuus c)toitepingest nullnihkepinge 10..100uV/V U0. U0-
X=1 - lüliti kontaktid kinni (sees) L(x)=x - loogiline funktsioon ja selle argument OR siis liidad (loogiline liitmine); AND siis korrutad; N siis (inversioon või prim); XOR (välistav VÕI); NOT (puhver) N skeem: Tõesustabel nim tabelit, mis esitab funktsiooni väärtused kõgi võimalike argumendi väärtuste korral loogikaelemendiks nim elektroonikakomponente, mis on ette nähtud loogikafunktsioonide rakendamiseks binaarsetele signaalidele. Binaarne signaal on selline lektriline signaal, milles informatsiooni kannavad vaid kaks (pinge)-nivood Madal nivoo on digitaalelektroonika komponentides signaali pingete vahemik 0V-st kuni mingi pinge väärtuseni U0 < Ut (kus Ut on toitepinge). Ehk 0 Kõrge nivoo on -""- alates lävipingest U1 kuni komponendi toitepingeni Ut. Ehk 1 Ala (või määratlemata pingenivoo) - piirkond madala nivoo ülempiirist U0 kuni kõrge nivoo alampiirini U1. PS! Mida laiem on määratlemata ala (U0-U1), seda stabiilsem ja
........................................................................................ 10 2.Käsuformaadid - 0, 1, 2, 3 ja 1,5 aadressiga arvutid........................................................10 3. RAID ja SSD (pooljuht) kettad.......................................................................................... 11 IV............................................................................................................................................ 11 1. Summaator: järjestik, paralleel ja kiire ülekanne.............................................................12 2.Optilised mäluseadmed.................................................................................................... 13 3. Analoog ja digitaal info. Analoog liides (DAC,ADC)..........................................................13 V............................................................................................................................................. 14 1
f1 Konjunktsioon e. 0001 Väljundis on 1, f1=X1*X2 X1 -> & ->y loogikaline kui kõikkides f1=x1x2 korrutamine e. sidendites on 1 f1=x1^x2 X2-> NING f7 Düjunktsioon e. 0111 Väljundis on f7=x1+x2 X1 ->1 ->y loogiline liitmine e. signaal 1 kui VÕI kas või ühes f7=x1v x2 X2-> sisendis on 1 f10 X2 inversioon e. X2 1010 Väljundis on 1 f10=X2 X3 ->1 ->y eitus e. EI signaal, kui X2=0 ja signaal
7.Bipolaartransistor kui lüliti. Bipolaartransistoride germaaniumist või ränist pooljuhtstruktuur koosneb kolmest p- ja n-juhtivustüübiga kihist (pnp- või npn-struktuur) ning kahest nendevahelisest pn-siirdest. Ühe pn-siirde (näit emittersiirde) voolu muutumine põhjustab teise siirde (kollektorsiirde) takistuse muutumise. Bipolaartransistori tööks on vajalik erimärgiliste laengukandjate (neg elektronide ja pos aukude) olemasolu pooljuhis. 8.MOP-transistor. Metall-Oksiid-Pooljuht transistor. n ja p-kanaliga. 9.Pooljuhtdiood. Harilikult ühe pn-siirde või metall-pooljuhtkontaktiga ja kahe väljaviiguga pooljuhtseadis elektriliste suuruste muundamiseks. On töökindlad, kiiretoimelised, väikesed ja kerged ning tarbivad vähe võimsust. Kasut. Vahelduvvoolu alandamiseks, sageduse muundamiseks jne. 10.Dioodloogika. Võimendust teha ei saa, suuri pingeid sisse lasta pole ka mõtet. Dioodloogika realiseerib fakti, et
3. Pooljuhtseadised (dioodid, bipolaartransistorid, väljatransistorid, türistorid)............................... 23 4. Optoelektroonika elemendid, infoesitusseadmed.......................................................................... 42 5. Analoogelektroonika lülitused....................................................................................................... 60 5.1. Elektrisignaali võimendamine. Transistor kui pidevatoimeline võimenduselement.............. 60 5.2. Võimendusastmed bipolaartransistori baasil.......................................................................... 62 5.3. Võimendusastmed väljatransistoride baasil............................................................................ 73 5.4. Tagasiside võimendites.......................................................
muuda] pnp- või npn-transi ehitus, vooluallikate ühendamine ja polaarsused, transi sisend- ja väljundvool ühise emitteriga lülituses. Seos emitteri-, baasi- ja kollektorivoolu vahel. Volude suunad ja laengute liikumine transis. Kollektorivoolu tüürimine baasivooluga, emitterivoolu ülekandetegur ja baasivoolu võimendustegur. Bipolaarse transi sisend- ja väljundtunnusjooned. Bipolaarne transistor tähendab seda, et temas on kasutusel kaht liiki laengukandjad (elektronid ja augud). Transistori ehitus: Bipolaarsete transistoride võimendus tuleneb siirete omavahelisest mõjust, mis ilmneb põhiliselt kuna baas on väga kitsas. Bipolaarsete transistoride pingestamisel pingestatakse mõlemad siirded eraldi. (Edaspidi räägime pnp transistorist. NPN transistoril pingete ja voolude polaarsused täpselt vastupidised.)
I Digitaalloogika 1._Mikroskeemide valmistamise tehnoloogiad: Bipolaarsed tehnoloogiad: dioodloogika: kokku ühendatud n-p pooljuhid lüliti avatud, kui vool kulgeb noole suunas. Väljundvoolu hergnevustegur dioodide arv loogikaskeemis piiratud, kuna vastasel juhul võib ühte dioodi hakata läbima liiga suur vool ... summa eelnenud dioodidest * I ... vana, ei kasutata TTL Transistor-Transistor Loogika: bipolaarne transistor ... npn = emitter-base- collector ja pnp = emitter-base-collector ... viimane on negatiivse loogika näide (invertor) kolme olekuga väljund: Enabled+x1+x2. Kui E=0, f=? väiksema energitarbega & kiirem kui eelmine STTL Shotky TTL ... lisatud Shotky diood, kiire lülitumisega IIL Integrated Injection Logics ... suhteliselt madalam töökiirus, suurim elemenditihedus.. TTL modifikatsioon, milles kahe transistori pnpnp osad kokku ühendet ECL Emitter-Coupled Logic ..
I Digitaalloogika 1._Mikroskeemide valmistamise tehnoloogiad: Bipolaarsed tehnoloogiad: dioodloogika: kokku ühendatud n-p pooljuhid lüliti avatud, kui vool kulgeb noole suunas. Väljundvoolu hergnevustegur dioodide arv loogikaskeemis piiratud, kuna vastasel juhul võib ühte dioodi hakata läbima liiga suur vool ... summa eelnenud dioodidest * I ... vana, ei kasutata TTL Transistor-Transistor Loogika: bipolaarne transistor ... npn = emitter-base- collector ja pnp = emitter-base-collector ... viimane on negatiivse loogika näide (invertor) kolme olekuga väljund: Enabled+x1+x2. Kui E=0, f=? väiksema energitarbega & kiirem kui eelmine STTL Shotky TTL ... lisatud Shotky diood, kiire lülitumisega IIL Integrated Injection Logics ... suhteliselt madalam töökiirus, suurim elemenditihedus.. TTL modifikatsioon, milles kahe transistori pnpnp osad kokku ühendet ECL Emitter-Coupled Logic ..
meetoditega, samas jälle kõrgepinge transistore. Toomas Ruuben. TTÜ Raadio ja sidetehnika 48 instituut. 24 FPGA-de programmeerimise tehnoloogiad (EPROM ja EEPROM) Tehnoloogiat kasutavad Altera Corp ja Plus Logic. Tehnoloogija on sama, mis EPROM mälude juures. Kasutatakse kui "pull down" seadet loogikaplokkide sisendites. Niikaua, kui transistor pole programmeeritud OFF positsiooni, hoiab ta loogilise ploki sisendit loogilise nulli tasemel. Puuduseks on see, et pull-up takisti tarbib voolu. Eeeliseks on, et on ümberprogrammeeritav kuid samas ei nõua välist andmehoidjat (ROM vm.) Toomas Ruuben. TTÜ Raadio ja sidetehnika 49 instituut. FPGA-de programmeerimise tehnoloogiad (EPROM ja EEPROM) EPROM pole elektriliselt ümberprogrammeeritav
Loendureid kasutatakse nii automaatikaseadmetes, kui ka arvutustehnikas. Loenduril on sünkroonsisend ja m väljundit. Iga impulsi saabumisel sünkrosisendisse muudab üks või mitu väljundit oma väärtust. Teadtud arvu väljundkombinatsioonide järel kogu väljundkombinatsioonide jada kordub. Loenduri sisse tulevad impulsid ning väljundiks on 0,1 kombinatsioonid. Erinevate väljundkombinatsioonide arvu nimetatakse mooduliks. Loendurit kasutatakse automaatikaseadmetes ja arvutitehnikas. E- sisend, mis lubab loendamise Kaks diagrammi- üks sünkroonse, teine asünkroonse jaoks. Sünkroonne loendur - ümberlülitumine toimub samaaegselt v. paralleelselt. Ümberlülitumisaeg on kogu aeg samasugune. Kasut. arvutites andmetöötluses. Asünkroonne - ümberlülitusaeg pole samasugune. Uue kombinatsiooni ilmumine sõltub sellest, missugusele üleminek toimub. Kasut. indikatsiooniseadmetes ja sagedusjagajates.
Pilet 1 1. Trigerid. 2. Konveier protsessoris ja mälus. 3. Suvapöördusmälud. Trigerid (Flip-Flops) kuuluvad järjestiskeemide hulka sest neil on olemas mälu omadus, see tähendab väljundi väärtus sõltub peale sisendite väärtuse antud ajahetkel ka eelnevast väljundiväärtus-test. Triger on elementaarne mäluelement, mis võimaldab säilitada infot üks bit. Esitades trigerit tõeväärtustabeli või funktsiooni kaudu, tuleb sisse tuua aja parameeter. Triger on kahe stabiilse olekuga element. Tavaliselt trigeril on kaks väljunidit: Joonis: SR-TRIGER (set-resest) ühe ja kahetaktiline, antud on asünkroonne, R=S=1 on keelatud. Töötab: RS; Q(t), 00–>Q(t-1) , 01= 1, 10= 0, 11=-- Asünkroonse trigeri puhul muutub väljundi väärtus sisendite väärtuste muutuste järgi. Potentsiaaliga sünkroniseeritav SR : Sünkrosisendiga C määratakse, millal lülitub triger uude olekusse. NB
............................................................................................................................................. 6 Mikroskeemide valmistamise tehnoloogiad .............................................................................................. 6 Mikroskeemide valmistamise tehnoloogiad .............................................................................................. 6 unipolaarsed tehnoloogiad (Metal Oxide Semiconductor Field Effect Transistor - MOSFET) .............................................................................................................................................. 6 o n-channel MOS (Metal Oxide Semiconductor - MOS) ............................................................ 6 o p-channel MOS ......................................................................................................................... 6 o Complementary MOS (CMOS) ................................................
.....................................................................................................8 2. Käsuformaadid - 0, 1, 2, 3 ja 1,5 aadressiga arvutid. ................................................................9 3. Andmeedastuse juhtimine(bus arbitation): süsteemid katkestustega ja ilma, prioriteedid. ......9 4. PILET.............................................................................................................................................9 1. Summaator: järjestik, paralleel ja kiire ülekanne. .....................................................................9 2. Optilised mäluseadmed............................................................................................................ 10 3. Analoog ja digitaal info. Analoog liides (DAC,ADC) ............................................................10 5. PILET..................................................................................................................................
̄ vaadeldavasse hulka. näide : __ Kui I = { e t k n r l p } ja A = { l p } siis A = { e t k n r } Venni diagrammil esitatakse universiaalhulka ristkülikuna: " hulga täiend " ≡ " hulga täiend universaalhulgani " I __ Hulga A täiendi A definitsioon: __
...... 5 NAND..........................................................................................................................................5 NOR.............................................................................................................................................6 Mikroskeemide valmistamise tehnoloogiad .................................................................................... 6 unipolaarsed tehnoloogiad (Metal Oxide Semiconductor Field Effect Transistor - MOSFET) . 6 n-channel MOS (Metal Oxide Semiconductor - MOS)...........................................................6 p-channel MOS........................................................................................................................6 Complementary MOS (CMOS)...............................................................................................6 bipolaarsed tehnoloogiad (Bipolar IC Technologies) ..................................................
PILET 1 TRIGERID Triger on mäluelement, mis säilitab 1 biti infot. Trigeril on 2 stabiilset olekut, mis vastavad loogikalülitustele 0 ja 1. Trigeri olek vastab tema väljundsignaali väärtusele mingil ajahetkel. Sõltuvalt sisendsignaalist olek kas säilib või muutub vastupidiseks. Väljundeid on üldjuhul 2 QjaQ. Kasutatakse mäluelementidena registrites, loendurites jne. Informatsiooni salvestusviisi järgi jagunevad kaheks: asünkroonsed infot salvestatakse vahetult sisendisse antud signaalidega sünkroonsed võimalik vaid sünkroimpulsi(clock) olemasolul
1.test Kombinatsioonloogikaahelad(1) 1)Milline joonisel kujutatud loogikaelementidest töötab vastavalt selles kandendväärtuste tabelist kirjeldatule? V: B 2) Milline joonisel kujutatud loogikaelementidest töötab vastavalt selles kahendväärtuste tabelis kirjeldatule? V: F 3) Mida tähendab lühend CMOS? V: complementary metal oxide semiconductor 4) Kas alljärgnev lause on tõene või väär: NMOS (NMOP) transistori väratile positiivse pinge (UG=Uallikas) rakendamisl käitub see transistor avatud lülitina. V: VALE 5) Kas alljärgnev lause on tõene või väär: NMOS (NMOP) transistori väratile nullise pinge (UG= 0V rakendamisl käitub see transistor suletud lülitina. V: VALE 6) Milliste joonisel kujutatud loogikaahelate kosted on identsed? Ehk teisisõnu: milliste ahelate puhul saate sisendparameetrite samade kombinatsioonide korral väljundis ühesuguse väärtuse. V: A ja E 7) Milliste joonisel kujutatud loogikaahelate kosted on identsed?
1. Trigerid. Trigerid kuuluvad järestikskeemide hulka, sest neil on mälu omadus. Väljundi väärtus sõltub peale sisendite väärtuste ka väljundi väärtusest eelnevatel hetkedel. Triger on mäluelement, mis säilitab ühe bitist informatsiooni. Trigeril on kaks stabiilset olekut. Olekuks nimetatakse trigeri väljundi väärtust antud ajahetkel. Tavaliselt on trigeril kaks väljundit: otseväljund ja tema eitus. Trigeri tüübid: 1) SR-triger (Set Reset) Asünkroonse trigeri puhul pole sünkrosisendit millega ümberlülitumise aega juhtida, seega väljundi väärtus muutub sisendi väärtuste muutuste järgi. S R Qt 0 0 Qt-1 01 0 10 1 11 - Kui S = R = 1, siis on otseväljud ja inversioonväljund ühesuguse väärtusega Q = ^Q, kuna kahendväärtuse otseväärtuse ja eitus ei saa olla võrdsed, siis loetakse seda keelatud väärtuseks. Loogikafunktsioon Qt = S + ^R Qt-1
)IKo=IB+(1+)IKo=>=IK/IB=/(1-). Karak: (telj:Ib-Ube) UKE pos korral hakkab kasv exp 0-st, UKE<=0 korral 1-st ning neg osa peal on konst IKo. karak: (telj:Ik-(-UKE)) 0-st suure tõusnurgaga sirge, millest väljuvad ca horison jooned altpoolt IB=-IKo, IB=0… Param: h21EiK/iB-vooluvõimendustegur(50..250) h11E=UB/iB-trans sisendtak. 3pdf 3. . =inv ainult Rts>konde. Ic=IRi; -CdUvalj/dt=Usis/R; Uvalj=- 1/RCint(0..t)Usisdt. Tulemuseks konde peal tekkiv pinge. Sisend pos, hakkab laadima kondet neg 4. 2NAND, 2NOR-2x dioodi kokku läbi taki transsi, sama, mis NAND 12pdf 5. mäluelem mitmebitiste 2ndarvude ajutiseks hoidmiseks(pikk hoidmine=mälu), iga bit=trig (nd D). 4 tüüpi (1xtava, 3xnihke). PIPO(parall in parall out), SISO(ühine clk), PISO- prose>serial COM port, SIPO-COM sisse Pilet 14. 2. Latour`i skeem 3. U->I muundur 4. loendurid 5. digitaalloogika lihtsamad elemendid 2
Pilet 1 1. Trigerid. 2. Konveier protsessoris ja mälus. 3. Suvapöördusmälud. Trigerid (Flip-Flops)kuuluvad järjestiskeemide hulka sest neil on olemas mälu omadus, see tähendab väljundi väärtus sõltub peale sisendite väärtuse antud ajahetkel ka eelnevast väljundiväärtusest. Triger on elementaarne mäluelement, mis võimaldab säilitada infot üks bit. + 1) asünkroonsed - salvestatakse infi vahetult sisenditesse antud signaalidega. 2) sünkroonsed - see on võimalik ainult sünkroimpulsi olemasolul. RS (reset-set) , ühe ja kahetaktiline, antud on asünkroonne, R=S=1 on keelatud. Töötab: RS; Q(t), 00>Q(t-1) , 01= 1, 10= 0, 11=-- . t R S Q t-1 0 0 Q ei muutu
EKSAMIKÜSIMUSED 2009 1. Infoedastussüsteemi struktuurskeemid. Üksikute osade: infoallikas, kooder, edastuskanal jne ühtsed kirjeldused. Infoedastuse põhiseadused. (Slaididelt: paragrahv 1) Struktuurskeem: info allikas -> kodeerimine -> edastuskanal -> dekodeerimine -> info tarbija Info allikas edastamisele kuuluvad teatud sõnumid ajalise järjestikuse jadana, siia lisandub ideaalne vaatleja, kes saab sõnumis aru; info allikad on pidevad (elektrilised signaalid) ja diskreetsed (lõplik arv teateid, diskreetsed allikad võivad olla lihtallikad ja kahendallikad);