Vajad kellegagi rääkida?
Küsi julgelt abi LasteAbi
Logi sisse
✍🏽 Avalikusta oma sahtlis olevad luuletused! Luuletus.ee Sulge

"täissummaator" - 28 õppematerjali

täissummaator - arvestab liitmisel eelmisest järgust tulenevat ülekannet Jada ülekandega e. järjestikülekandega summaatoris moodustatakse väljundsignaal arvukohtade järjestikku summeerimisega, alates kõige nooremast (parempoolsest) kuni kõige vanema ehk vasakpoolsemani välja.
thumbnail
3
docx

Digitaaltehnika konspekt

summeerimiseks. Mitmejärgulise kahendarvu summaator koosneb mitmest ühejärgulisest summaatorist. Arvu summeerimisel tuleb lisaks kahe summeeritava arvu vastavatele järkudele liita nendega ka nooremate järkude summeerimisel tekkinud ülekanne. Seega on ühejärgulisel summaatoril kolm sisendit ning 2 väljundit. (kaks sisendit ja kolm väljundit?) Poolsummaator - ei arvesta liitmisel eelmisest järgust tulenevat ülekannet. Kasutades kahte poolsummaatorit, on alati saadav üks täissummaator. Täissummaator - arvestab liitmisel eelmisest järgust tulenevat ülekannet Jada ülekandega e. järjestikülekandega summaatoris moodustatakse väljundsignaal arvukohtade järjestikku summeerimisega, alates kõige nooremast (parempoolsest) kuni kõige vanema ehk vasakpoolsemani välja. Arvukoha summeerimiseks ja ülekande moodustamiseks kulub teatud aeg, mida ülekande seisukohalt võib vaadelda hilistumisena. Kuna ülekanne toimub järjestikku, siis aeglustab see summaatori tööd

Informaatika → Digitaaltehnika
70 allalaadimist
thumbnail
16
docx

Liitja/lahutaja

Viimaseks sammuks tegin faili, kus kutsun välja alamkomponenti 1-bitist täissummaatorit neli korda, mille tulemusena tekibki 4-biti liitja lahutaja. 1.1 Programmikood -- XOR Gate library ieee; use ieee.std_logic_1164.all; -- Entity entity xorGate is -- Sisend/väljund portide kirjeldus port( A, B : in bit; F : out bit); end xorGate; -- Architecture architecture func of xorGate is begin -- Väljundi arvutamine F <= A xor B; end func; -- XOR Gate -- Täissummaator library IEEE; use IEEE.std_logic_1164.all; -- Entity entity FullAdder is -- Sisend/väljund portide kirjeldus port ( a, b, c_in : in bit; c_out, y : out bit ); end FullAdder; -- Architecture andmevoo esitusviisiga architecture dataflow of FullAdder is begin -- Väljundi y arvutamine y <= a xor b xor c_in; -- Ülekande arvutamine c_out <= (a and b) or (c_in and (a xor b)); end dataflow; -- Täissummaator -- 4-bit liitja/lahutaja library IEEE;

Informaatika → Digiloogika
18 allalaadimist
thumbnail
6
docx

Konspekt digitaalses loogikas

4001B või ei 4011B ning ei 4071B – 4073B Multiplexer Demultiplexer Dekooder Dekooder muundab sisendkoodi soovitud väljundkoodiks. Ta tunneb ära sisestatava kahendarvu ja annab signaali vastavasse väljundisse. Ülesanneteks on muundada kahendkoodis arv niisuguseks koodiks, millega saab aktiveerida nõutav mälupesa, juhtida number- või tähtindikaatorit, tunda ära mitmesuguseid kodeeritud signaale jne. Kuna dekoodri väljundisse ühendatavad seadmed on erinevad, siis kasutatakse nende juhtimiseks ka erinevaid dekoodreid. Dekoodril on nii mitu sisendit n, kui mitu kohta on sisendisse antaval kahendarvul. Maksimaalne väljundite arv võrdub kombinatsioonide arvuga 2n. Dekoodreid koostatakse peamiselt NING loogika elementidest. Tegemist on loogika elemendiga, mis muudab rööpkoodi unitaarkoodiks, millel on ainult 1 bitt "1"...

Informaatika → Mikroprotsessortehnika
16 allalaadimist
thumbnail
18
docx

Täissummaator

Signaalid on järjestatud ülevalt alla: a, b, c_in, c_out ja y. Sisendi väärtused on: a = 0, b = 1 ja c_in = 1. Tulemuseks saame, kui kõik bitid omavahel liidame. Kahendsüsteemis 0 + 1 + 1 = 10. Ülekanne c_out = 1 ja väljund y = 0. Summa vastus ja ülekanne c_in koos väljundiga y on sama arv. Joonis 7 sisaldab käitumusliku kirjelduse CASE lausega tulemust simulaatoril Kokkuvõte Ülesande käigus pidi looma 1-bitiline täissummaator VHDL keele. Lahendus pidi olema andmevoo kirjeldusstiiliga, käitumusliku kirjeldusstiiliga, kasutades IF-ELSE lauset ja käitumusliku kirjeldusstiiliga, kasutades CASE lauset. Lisaks pidi looma testpingi ja lõpetuseks simuleerida antud süsteemi ning jõuda järelduseni, et tulemus ei sõltu kirjeldusviisist. Programmi testimisel tegin läbi kõik lahendusviisid ja jõudsin järelduseni, et tulemus ei sõltu kirjeldusviisist.

Informaatika → Digiloogika
14 allalaadimist
thumbnail
26
docx

Digitaalne loogika

Aja parameeter puudub kombinatoorsetel skeemidel. 29. Mida ütleb Shannon’i laiendusteoreem MUXide kohta? Kuidas saab MUXidega realiseerida näiteks kahe argumendiga XOR värati? Argumente saab valida suvalises järjekorras. Neist omakorda saab nüüd iga ahela asendada ühe kaks-ühte-MUXiga. Tuntud ka kui expansion theorem ehk Shannon’i laiendusteoreem. 30. Milliseid skeemielemente ja mitu läheb tarvis, et koostada pool- / täissummaator? poolsummaator vaja XOR ja AND elementi, täissummaator 2 XOR, 2 AND ja 1 OR elementi 31. Mis on RC / paralleelülekandega / look-ahead summaatori miinuseks/plussiks? RC – aeglane, Paralleel - Väiksemate liidetavate korral toimib skeem kiiresti, kuid suuremate numbrite osas läheb MSB arvutamine liialt keeruliseks. Look-ahead – kiire(Tegu on järjestik- ja paralleelülekande kompromisslahendusega) Fan-in – liiga suurte sisendarvude korral mõjutab negatiivselt look- ahead carry kiirust. 32

Informaatika → Mikroprotsessortehnika
56 allalaadimist
thumbnail
16
doc

Arvutid I - Konspekt

aritmeetiliseks summeerimiseks. Mitmejärgulise kahendarvu summaator koosneb mitmest ühejärgulisest summaatorist. Arvu summeerimisel tuleb lisaks kahe summeeritava arvu vastavatele järkudele liita nendega ka nooremate järkude summeerimisel tekkinud ülekanne. Seega on ühejärgulisel summaatoril kolm sisendit ning 2 väljundit. · Poolsummaator- ei arvesta liitmisel eelmisest järgust tulenevat ülekannet. Kasutades kahte poolsummaatorit, on alati saadav üks täissummaator. · Täissummaator- arvestab liitmisel eelmisest järgust tulenevat ülekannet · Jada ülekandega e. järjestikülekandega summaatoris moodustatakse väljundsignaal arvukohtade järjestikku summeerimisega, alates kõige nooremast (parempoolsest) kuni kõige vanema ehk vasakpoolsemani välja. Arvukoha summeerimiseks ja ülekande moodustamiseks kulub teatud aeg, mida ülekande seisukohalt võib vaadelda hilistumisena.

Informaatika → Arvutid i
429 allalaadimist
thumbnail
142
pdf

Arvutid eksamipiletid joonistega

Mitmejärgulise kahendarvu summaator koosneb mitmest ühejärgulisest summaatorist. Arvu summeerimisel tuleb lisaks kahe summeeritava arvu vastavatele järkudele liita nendega ka nooremate järkude summeerimisel tekkinud ülekanne. Eristatakse kahte summatorit: Täissummaator - arvestab liitmisel eelmisest järgust tulenevat ülekannet Poolsummaator - ei arvesta liitmisel eelmisest järgust tulenevat ülekannet. Kasutades kahte poolsummaatorit, on alati saadav üks täissummaator. Jada ülekandega e. järjestikülekandega summaatoris moodustatakse väljundsignaal arvukohtade järjestikku summeerimisega, alates kõige nooremast (parempoolsest) kuni kõige vanema ehk vasakpoolsemani välja. Arvukoha summeerimiseks ja ülekande moodustamiseks kulub teatud aeg, mida ülekande seisukohalt võib vaadelda hilistumisena. Kuna ülekanne toimub järjestikku, siis aeglustab see summaatori tööd. Suure kohtade arvu korral on koguhilistumine

Informaatika → Arvutid
31 allalaadimist
thumbnail
40
pdf

Eksami konspekt

summeerimiseks. Mitmejärgulise kahendarvu summaator koosneb mitmest ühejärgulisest summaatorist. Arvu summeerimisel tuleb lisaks kahe summeeritava arvu vastavatele järkudele liita nendega ka nooremate järkude summeerimisel tekkinud ülekanne. Seega on ühejärgulisel summaatoril kolm sisendit ning 2 väljundit. (kaks sisendit ja kolm väljundit?) Poolsummaator ei arvesta liitmisel eelmisest järgust tulenevat ülekannet. Kasutades kahte poolsummaatorit, on alati saadav üks täissummaator. Täissummaator arvestab liitmisel eelmisest järgust tulenevat ülekannet Jada ülekandega e. järjestikülekandega summaatoris moodustatakse väljundsignaal arvukohtade järjestikku summeerimisega, alates kõige nooremast (parempoolsest) kuni kõige vanema ehk vasakpoolsemani välja. Arvukoha summeerimiseks ja ülekande moodustamiseks kulub teatud aeg, mida ülekande seisukohalt võib vaadelda hilistumisena. Kuna ülekanne toimub järjestikku, siis aeglustab see summaatori tööd

Informaatika → Arvutid i
139 allalaadimist
thumbnail
25
doc

Arvutid I eksamipiletid ja vastused

Mitmejärgulise kahendarvu summaator koosneb mitmest ühejärgulisest summaatorist. Arvu summeerimisel tuleb lisaks kahe summeeritava arvu vastavatele järkudele liita nendega ka nooremate järkude summeerimisel tekkinud ülekanne. Seega on ühejärgulisel summaatoril kolm sisendit ning 2 väljundit. (kaks sisendit ja kolm väljundit?) Poolsummaator - ei arvesta liitmisel eelmisest järgust tulenevat ülekannet. Kasutades kahte poolsummaatorit, on alati saadav üks täissummaator. Täissummaator - arvestab liitmisel eelmisest järgust tulenevat ülekannet Jada ülekandega e. järjestikülekandega summaatoris moodustatakse väljundsignaal arvukohtade järjestikku summeerimisega, alates kõige nooremast (parempoolsest) kuni kõige vanema ehk vasakpoolsemani välja. Arvukoha summeerimiseks ja ülekande moodustamiseks kulub teatud aeg, mida ülekande seisukohalt võib vaadelda hilistumisena. Kuna ülekanne toimub järjestikku, siis aeglustab see summaatori tööd

Informaatika → Arvutid i
938 allalaadimist
thumbnail
2
doc

Spikker eksamiks

infosisend, väljundis kordab 2sis 2välj skeem, ei võta arvesse lugemiseks. Muutmälud desifreerimine 4)käsutäitmise sisendi signaali, aga madalamast jägrust toimuvat jagunevad staatilisteks ja mikroprogramm käivitatakse sünkroimpulsi võrra hiljem, saab ülekannet. Täissummaator - 3sis dünaamilisteks. Muutmälude 5)resultaadi säilitamine säilitada lühiajaliselt infot), ja 2välj võtab arvesse. (RAM- Random Access Silpprotsessor: universaalsisenditega e. JK- Jadasummaator - memory) põhiliigiks on pooljuht operatsioonautomaat ja

Informaatika → Arvutid i
369 allalaadimist
thumbnail
13
pdf

Arvutite aritmeetika ja loogika

POSITSIOONILISED ARVUSÜSTEEMID 121 4415 Leida alus 5 ------------------------------------------------------------ nd nd nd nd 0 000 0 Koostada ndsüsteemi korrutustabel ja teha selle abil ndsüsteemis 1 000 1 tehe 10 * 10 2 00 2 ------------------------------------------------------------ 3 00 3 4 0 4 Mitu 2ndjärku on vaja arvu esitamiseks ndkujul ? 5 0 5 ------------------------------------------------------------ ...

Informaatika → Arvutite aritmeetika ja...
182 allalaadimist
thumbnail
26
pdf

POSITSIOONILISED ARVUSÜSTEEMID

POSITSIOONILISED ARVUSÜSTEEMID Ž 121  4415 Leida alus 5 —————————————————————————————— nd nd nd nd  0 000 0 Ž Koostada ndsüsteemi korrutustabel ja teha selle abil ndsüsteemis  1 000 1 * tehe 10 10  2 00 2 ——————————————————————————————  3 00 3  4 0 4 Ž Mitu 2ndjärku on vaja arvu   esitamiseks ndkujul ?  5 0 5 ——————...

Varia → Kategoriseerimata
4 allalaadimist
thumbnail
38
docx

Arvutid I Eksami pletid

Mitmejärgulise kahendarvu summaator koosneb mitmest ühejärgulisest summaatorist. Arvu summeerimisel tuleb lisaks kahe summeeritava arvu vastavatele järkudele liita nendega ka nooremate järkude summeerimisel tekkinud ülekanne. Seega on ühejärgulisel summaatoril kolm sisendit ning 2 väljundit. (kaks sisendit ja kolm väljundit?) Poolsummaator - ei arvesta liitmisel eelmisest järgust tulenevat ülekannet. Kasutades kahte poolsummaatorit, on alati saadav üks täissummaator. Täissummaator - arvestab liitmisel eelmisest järgust tulenevat ülekannet Jada ülekandega e. järjestikülekandega summaatoris moodustatakse väljundsignaal arvukohtade järjestikku summeerimisega, alates kõige nooremast (parempoolsest) kuni kõige vanema ehk vasakpoolsemani välja. Arvukoha summeerimiseks ja ülekande moodustamiseks kulub teatud aeg, mida ülekande seisukohalt võib vaadelda hilistumisena. Kuna ülekanne toimub järjestikku, siis aeglustab see summaatori tööd

Informaatika → Arvutid
129 allalaadimist
thumbnail
26
docx

IAF0041 eksamipiletite vastused: mälud ja trigerid

Välismälu-andmekandja, kasutab info hoiustamiseks püsimälu. Eristuvad tavalistest kõvaketastest. Kasutavad mikrokiipe, hävimälu ja säilmälu ning ei sisalda liikuvaid osi. Vastupidavam füüsilistele löökidele, vaiksem ja energiasäästlikum. 1. SUMMAATOR: JÄRJESTIK-, PARALLEEL- JA KIIRE ÜLEKANNE Kombinatsiooniskeem, mis liidab arvukoode. Iga järk summeeritakse eraldi, lisaks sisendite väärtustele arvestatakse ka noorematest järkudest tulevaid ülekandeid. Täissummaator ­ arvestab ka ülekandega vanemasse järku. Poolsummaator ­ ülekandega vanemasse järku ei arvesta. Lahutaja ­ realiseeritakse täiendkoodi liitmise abil. Täiendkood on pöördkood, mille viimasesse järku liidetakse 1. JÄRJESTIKÜLEKANNE ­ jadamisi ühendatud mitu 1-bitist täissummaatorit. Aeglane, kuna iga järk peab eelmise ülekannet ootama. PARALLEELÜLEKANNE ­ võimalik vältida pikka viiteaega, ei pea ootama kuni ülekanne levib mööda järke

Informaatika → Arvutid
17 allalaadimist
thumbnail
16
docx

TTÜ Arvutid eksamiküsimused

samuti on olemas aja parameeter. Jaguneb sünkroonseteks (taktsagedusega) ja asünkroonseteks (muutub siis, kui sisend muutub). Nt: triger, register, loendur Enamkasutatavad kombinatsioonskeemid Välistav või ­ summa mooduliga 2, y = !x1x2 v x1!x2. Kui mõlemad väärtused on samasugused siis vastus 0, kui erinevad siis vastus 1. Summaator ­ 2 kahendarvu aritmeetiline summeerimine. Poolsummaator (ei arvesta ülekannet) ja täissummaator (arvestab ülekannet). S = A + B Lahutaja ­ 2 kahendarvu vahe. V = A-B Summaator-lahutaja ­ kaks varianti, kas liitja ja lahutaja funkt. võrdlus või lahutamine on täiendkoodi liitmine. Võrdlusskeem ­ võrreldakse suvalise järgu arve. Kui A < B, siis L = 1, kui A > B, siis G = 1 kui A = B siis E = 1. Kolme olekuga siinipuhver ­ siinipuhvrite väljundi on võimalik viia kolmandasse nö elektriliselt lahtiühendatud olekusse. Potentsiaal on määramata.

Informaatika → Arvutid
26 allalaadimist
thumbnail
17
pdf

Arvutid I eksamipiletid 2013

Summator on loogikaskeem kahendarvude aritmeetiliseks summeerimiseks. Mitmejärgulise kahendarvu summaator koosneb mitmest ühejärgulisest summaatorist. Arvu summeerimisel tuleb lisaks kahe summeeritava arvu vastavatele järkudele liita nendega ka nooremate järkude summeerimisel tekkinud ülekanne. Poolsummaator - ei arvesta liitmisel eelmisest järgust tulenevat ülekannet. Kasutades kahte poolsummaatorit, on alati saadav üks täissummaator. Täissummaator - arvestab liitmisel eelmisest järgust tulenevat ülekannet Jada ülekandega e. järjestikülekandega summaatoris moodustatakse väljundsignaal arvukohtade järjestikku summeerimisega, alates kõige nooremast (parempoolsest) kuni kõige vanema ehk vasakpoolsemani välja. Arvukoha summeerimiseks ja ülekande moodustamiseks kulub teatud aeg, mida ülekande seisukohalt võib vaadelda hilistumisena. Kuna ülekanne toimub järjestikku, siis aeglustab see summaatori tööd

Informaatika → Arvutid i
377 allalaadimist
thumbnail
13
docx

Orgaanilise keemia areng XIX sajandil

Mida suurem surve, seda suurem laeng. Survete erinevuse järgi koordinaadid. X. Enamkasutatavad kombinatsioonskeemid Kombinatsioonskeemid on sellised loogikaskeemid, millel ei ole mälu omadusi. Välistav VÕI - y = x1x2 +x1x2 Funktsioni väärtus on 1, kui seisendite väärtused on erinevad ja 0, kui sisendite väärtused on võrdsed. Summaator - Ettenähtud kahendarvude aritmeetiliseks summeerimiseks. S = A + B. Täissummaator arvestab summeeritavate väärtusi ja sellesse i-ndasse järku tulevat ülekannet ning arvutab summa ja ülekande, mis läheb i+1-sse järku. Poolsummaator arvutab samuti summa ja i+i-sse järku mineva ülekande, kuid ei arvesta nooremast järgust (i-1) tulevate ülekannet. Kahe poolsummaatori põhjal saab realiseerida täissummaatori. Lahutaja - Loogikaskeem kahe kahendarvu vahe leidmiseks. N-järgulise lahutaja

Keemia → Orgaaniline keemia
5 allalaadimist
thumbnail
20
doc

Küsimused ja vastused Arvutid I eksamiks

Arvutid I eksamiküsimuste vastused Eero Ringmäe mai 2002 õj = Teet Evartson I Digitaalloogika 1._Mikroskeemide valmistamise tehnoloogiad: Bipolaarsed tehnoloogiad: dioodloogika: kokku ühendatud n-p pooljuhid lüliti avatud, kui vool kulgeb noole suunas. Väljundvoolu hergnevustegur ­ dioodide arv loogikaskeemis piiratud, kuna vastasel juhul võib ühte dioodi hakata läbima liiga suur vool ... summa eelnenud dioodidest * I ... vana, ei kasutata TTL ­ Transistor-Transistor Loogika: bipolaarne transistor ... npn = emitter-base- collector ja pnp = emitter-base-collector ... viimane on negatiivse loogika näide (invertor) kolme olekuga väljund: Enabled+x1+x2. Kui E=0, f=? väiksema energitarbega & kiirem kui eelmine STTL ­ Shotky TTL ... ...

Informaatika → Arvutid i
704 allalaadimist
thumbnail
20
odt

Arvutid I eksamiküsimuste vastused

Arvutid I eksamiküsimuste vastused Eero Ringmäe mai 2002 õj = Teet Evartson I Digitaalloogika 1._Mikroskeemide valmistamise tehnoloogiad: Bipolaarsed tehnoloogiad: dioodloogika: kokku ühendatud n-p pooljuhid lüliti avatud, kui vool kulgeb noole suunas. Väljundvoolu hergnevustegur ­ dioodide arv loogikaskeemis piiratud, kuna vastasel juhul võib ühte dioodi hakata läbima liiga suur vool ... summa eelnenud dioodidest * I ... vana, ei kasutata TTL ­ Transistor-Transistor Loogika: bipolaarne transistor ... npn = emitter-base- collector ja pnp = emitter-base-collector ... viimane on negatiivse loogika näide (invertor) kolme olekuga väljund: Enabled+x1+x2. Kui E=0, f=? väiksema energitarbega & kiirem kui eelmine STTL ­ Shotky TTL ... ...

Informaatika → Informaatika
32 allalaadimist
thumbnail
76
doc

Arvutid I eksami materjal

summeerimiseks. Mitmejärgulise kahendarvu summaator koosneb mitmest ühejärgulisest summaatorist. Arvu summeerimisel tuleb lisaks kahe summeeritava arvu vastavatele järkudele liita nendega ka nooremate järkude summeerimisel tekkinud ülekanne. Seega on ühejärgulisel summaatoril kolm sisendit ning 2 väljundit. Poolsummaator - ei arvesta liitmisel eelmisest järgust tulenevat ülekannet. Kasutades kahte poolsummaatorit, on alati saadav üks täissummaator. Täissummaator - arvestab liitmisel eelmisest järgust tulenevat ülekannet Jada ülekandega e. järjestikülekandega summaatoris moodustatakse väljundsignaal arvukohtade järjestikku summeerimisega, alates kõige nooremast (parempoolsest) kuni kõige vanema ehk vasakpoolsemani välja. Arvukoha summeerimiseks ja ülekande moodustamiseks 7 kulub teatud aeg, mida ülekande seisukohalt võib vaadelda hilistumisena. Kuna ülekanne toimub

Informaatika → Arvutid i
476 allalaadimist
thumbnail
74
pdf

Arvutid 1 eksam

Mitmejärgulise kahendarvu summaator koosneb mitmest ühejärgulisest summaatorist. Arvu summeerimisel tuleb lisaks kahe summeeritava arvu vastavatele järkudele liita nendega ka nooremate järkude summeerimisel tekkinud ülekanne. Seega on ühejärgulisel summaatoril kolm sisendit ning 2 väljundit. (kaks sisendit ja kolm väljundit?) Poolsummaator - ei arvesta liitmisel eelmisest järgust tulenevat ülekannet. Kasutades kahte poolsummaatorit, on alati saadav üks täissummaator. Täissummaator - arvestab liitmisel eelmisest järgust tulenevat ülekannet Jada ülekandega e. järjestikülekandega summaatoris moodustatakse väljundsignaal arvukohtade järjestikku summeerimisega, alates kõige nooremast (parempoolsest) kuni kõige vanema ehk vasakpoolsemani välja. Arvukoha summeerimiseks ja ülekande moodustamiseks 7 kulub teatud aeg, mida ülekande seisukohalt võib vaadelda hilistumisena

Informaatika → Arvutid i
587 allalaadimist
thumbnail
74
docx

Arvutid - konspekt eksamipiletitest

lihtsustada. Saadakse tulemus si = ai xor bi xor ci. A, b ja c ühendatakse xor-elementidesse, ülekanne saadakse sisendite ühendamisest ja-elementi ning edasi või-elementi. Poolsummaator – ei arvesta eelnevast järgust tulenevat ülekannet, kuid arvutab ülekande järgmisesse järku. si = ai xor bi. Summaator koostatakse a- ja b-sisendi ühendamisest xor- elementi ning ülekanne saadakse sisendite ja-elementi ühendamisest. Kahe poolsummaatori baasil on võimalik realiseerida täissummaator Paralleelülekandega summaator – suure järgulisuse korral on mõistlikum kasutada paralleelülekannet, kuna järjestikülekanne peab läbi käima kõik nooremad järgud. Iga järgu ülekanne arvutatakse eraldi funktsioonina ainult sisenditest ehk igal summaatori osal on 3 võrra rohkem sisendeid (a0, b0 ja c0 kasutatakse c1 arvutamiseks, c2 arvutamiseks kasutatakse a0, a1, b0, b1, c0 ja c1 jne). Probleemiks riistvara mahu kiire kasvamine, mis

Informaatika → Arvutid
17 allalaadimist
thumbnail
38
docx

Arvutid kordamisküsimused

summeerimiseks. Mitmejärgulise kahendarvu summaator koosneb mitmest ühejärgulisest summaatorist. Arvu summeerimisel tuleb lisaks kahe summeeritava arvu vastavatele järkudele liita nendega ka nooremate järkude summeerimisel tekkinud ülekanne. Seega on ühejärgulisel summaatoril kolm sisendit ning 2 väljundit. Eristatakse 2 summaatorit: 1) Poolsummaator- ei arvesta liitmisel eelmisest järgust tulenevat ülekannet. Kasutades kahte poolsummaatorit, on realiseeritav üks täissummaator. 2) Täissummaator- arvestab liitmisel eelmisest järgust tulenevat ülekannet Jada ülekandega e. järjestikülekandega summaatoris moodustatakse väljundsignaal arvukohtade järjestikku summeerimisega, alates kõige nooremast (parempoolsest) kuni kõige vanema ehk vasakpoolsemani välja. Arvukoha summeerimiseks ja ülekande moodustamiseks kulub teatud aeg, mida ülekande seisukohalt võib vaadelda hilistumisena. Kuna ülekanne toimub järjestikku, siis aeglustab see summaatori tööd

Informaatika → Arvutid i
134 allalaadimist
thumbnail
82
pdf

Funktsionaalsed signaaliprotsessorid

Digitaalarvutis teostatavad tehted (Liitmine) FPGA konteksis kasutatakse ainult summeerimist/lahutamine Liitmise reeglid: 0+0=0 0+1=1 1+0=1 1 + 1 = 10 Näiteks: 1101 +1 1 0 ----------- 10011 Toomas Ruuben. TTÜ Raadio ja sidetehnika 70 instituut. 35 Digitaalarvutis teostatavad tehted (Liitmine) Poolsummaator (HA) Täissummaator (FA) Serial adder (SA) Akumulaator serial adder (ASA) Paralleelsummator (PA) Ülekannet äratundvad skeemid Toomas Ruuben. TTÜ Raadio ja sidetehnika 71 instituut. Digitaalarvutis teostatavad tehted (Lahutamine) Lahutamisel teisendatakse kõigepealt arv negatiivseks ja siis liidetakse Arvu teisendamine negatiivseks võib toimuda kahel erineval moel

Informaatika → Funktsionaalsed...
47 allalaadimist
thumbnail
23
docx

IAF0041 Arvutid I - eksamikonspekt

Arvutid I eksamiküsmused ja vastused Eksamikonspekt 2011 IABB22 1. Loendurid[4] 2. Pinumälu (stack) realiseerimine ja kasutamine protsessoris[4] 3. Trigerid[3] 4. Dekooder[3] 5. Käsuformaadid - 0, 1, 2, 3 ja 1,5 aadressiga arvutid[3] 6. Summaator: järjestik, paralleel ja kiire ülekanne[3] 7. Andmevahetusprotokollid: sünkroonne, asünkroonne jne[3] 8. Registrid[2] 9.Mikroskeemide valmistamise tehnoloogiad[2] 10. Konveier protsessoris ja mälus[2] 11. Suvapöördusmälud[2] 12. Adresseerimise viisid[2] 13. Kuvarid[2] 14. Andmeedastuse juhtimine(bus arbitation): süsteemid katkestustega ja ilma, prioriteedid[2] 15. Multipleksor, demultipleksor[2] 16. Spetsiaalse riistvara realiseerimine[2] 17. Alamprogrammide poole pöördumine[2] 18. Vahemälu (Cache) organiseerimine: otsevas...

Informaatika → Arvutid i
250 allalaadimist
thumbnail
86
pdf

ARVUTID I (IAF 0041)

Välistava VÕI juures kasutatakse nimetust summa mooduliga kaks. Funkt väärtus on 1, kui sisendite väärtused on erinevad, ja 0, kui sisendite väärtused on võrdsed. Võimaldab teha skeemi kompaktsemaks, oleme seda elementi kasutanud näiteks lahutaja skeemi tegemisel. 2.2. Summaator Teostab arvkoodi aritmeetilist summeerimist ehk y=a+b. (kahe arvu liitmiseks, summaatori osavõtul toimub ka lahutamine, korrut, jagam s.t taanduvad liitmisele ja nihutamisele).  Täissummaator – võimaldab liita arvestades ülekandeid. Argumentideks 3 sisendit (operandid: Ai, Bi ja ülekanne Ci nooremast i-1-järgust antud järku i) ning funkt, mida soovime saada, on summa Si ja ülekanne Ci+1, mis läheb vanemasse järku.  Poolsummaator – ei võta arvesse madalamast järgust toimuvat ülekannet  Järjestik ülekandega summaator – probleemiks on töökiirus, sest ülekanne levib läbi kõikide ühejärguliste summaatorite.

Informaatika → Informaatika
17 allalaadimist
thumbnail
50
doc

Exami materajal

in). Summaator on moodustatav JA, VÕI ning EI-elementidest. pool- ja täissummaatorid, paraleel- ja järjestikülekandega, kiireülekanne, lahutajad. Arvuti loogikalülitus, mis on ette nähtud arvkoodi aritmeetiliseks summeerimiseks. (kahe arvu liitmiseks, summaatori osavõtul toimub ka lahutamine, korrut, jagam s.t taanduvad liitmisele ja nihutamisele). Poolsummaator - 2sis 2välj skeem, ei võta arvesse madalamast jägrust toimuvat ülekannet. Täissummaator - 3sis ja 2välj võtab arvesse. Jadasummaator - mitmekohalised arvud liidetakse bitikaupa. Rööpsummaator - liidetakse kõik bitid korraga. Jadaülekandega - ülekandeväljundid ühendatakse kõrgemate naaberkohtade ülekande sisenditega, aeglasem, aga vähem rauda. Rööpülekandega - ülekandesignaal jõuab kõigisse ülekandega haaratud pesikuisse praktiliselt üheaegselt. Palju rauda. Lahutajad - lahutamine on täiendkoodi liitmine.

Informaatika → Arvutid
220 allalaadimist
thumbnail
282
pdf

Mikroprotsessortehnika

Ci C & & C 1 i+ 1 & Joonis 1.14. Ühebitine täissummaator: a) loogikaskeem, b) tingmärk Mitmejärgulised kahendsummaatorid jagunevad: 1) jadaülekandega, 2) rööpülekandega ja 3) rühmaülekandega summaatoriteks. Jadaülekandega summaatoris moodustatakse väljundsignaal arvukohtade järjestikku summeerimisega, alates kõige nooremast (parempoolsest) kuni kõige vanema ehk vasakpoolsemani välja. Seega moodustatakse arvu summa ja ülekandesignaalid kõige nooremas kohas ning alles pärast seda summeeritakse arvude järgmised kohad. Arvukoha

Tehnika → Tehnikalugu
45 allalaadimist


Sellel veebilehel kasutatakse küpsiseid. Kasutamist jätkates nõustute küpsiste ja veebilehe üldtingimustega Nõustun